Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
УМК Вычислительные машины, системы и сети.doc
Скачиваний:
52
Добавлен:
05.11.2018
Размер:
1.65 Mб
Скачать
  1. Расчет на нагрузочную способность элементов.

Этот расчет проводится как поясняющий для самостоятельно выбранной цепи. По функциональной схеме нужно найти цепь (линию), которая разделяется на множество приемников (например: ШД, ША, шина синхронизации, шина управления).

Если к линии подключены элементы с третьим состоянием, они исключаются кроме одного.

Проверяем число приемников. Если оно меньше нагрузочной способности (при элементах одинаковых серий), делаем заключение: “нагрузочная способность в пределах допустимой”.

Когда приемники различных серий, необходимо суммировать все входные токи и сравнивать полученную сумму с допустимым выходным током источника.

Анализируемая цепь обязательно должна включать несколько приемников. Если неравенство вх.i ≤ Iвых.доп. не выполняется, следует поставить в эту цепь умощнитель (элемент типа ЛН и АП или ВА).

  1. Расчет на задержку формирования сигнала.

По функциональной схеме выбирается режим работы процессора (фаза выборки, чтения, запись), при этом фиксируется длительность тактового сигнала. Помимо ША и ШД необходимо проанализировать сигналы управления, которые формируются на элементах ИМС. Задержка на таких элементах не должна превышать длительности тактового сигнала, а точнее, время такта t ≥ t задΣ + t выб (памяти) .

Результат проверки - вывод: “длительность такта выбрана верно (неверно)”.В случае невыполнения неравенства необходимо выровнять более быструю цепь по задержке или заменить элементы в медленной цепи на другие , имеющие меньшую задержку .

Объем всего раздела по проверочным расчетам- 2 -3 стр.

  1. Программная часть

  1. Разработка программы.

В основу программы закладывается логическая последовательность действий над преобразуемой информацией Эту последовательность первоначально можно оформить простым перечнем (1, 2, 3,...), т.е. привести словестное описание алгоритма . Логика работы берется из последовательности выполненных действий, например, временной диаграммы интерфейса, устройств ввода - вывода , цикла процессора. На основании временной диаграммы устанавливаются, предположительно, сигналы. Временную диаграмму можно взять из справочника по интерфейсам, по МП, по портам ввода/вывода. После написания такой последовательности ее следует представить(оформить) в виде схемы алгоритма(программы). Рисунок приводится в тексте пояснительной записки и в графической части проекта , формат А3 . Над рисунком приводится наименование , например , “ схема программы ввода данных “.

  1. Текст программы

Разработанную последовательность необходимо трансформировать в символику команд. При этом каждый блок алгоритма может описываться несколькими командами. Пример программы приведен в приложении 2.

Описание, помимо последовательности команд (в столбик), включает необходимые комментарии, приводимые до или после текста. В комментариях описывается связь между блоками алгоритма и группой команд, даются метки по переходам и условия выполнения операций.

Пояснительная записка заканчивается списком литературы, где приводятся все используемые источники : учебники, монографии, методические издания, статьи в периодической литературе, расположенные в порядке ссылок на них.