Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Учебное пособие 3000292.doc
Скачиваний:
3
Добавлен:
30.04.2022
Размер:
1.46 Mб
Скачать

5. Указания по оформлению отчета

Отчет оформляется в виде пояснительной записки на листах формата А4 (210 × 297 мм). Необходимо дома подготовить заготовку отчета по всей работе. Заготовка отчета должна содержать номер, цель и содержание работы, все пункты домашних заданий и результаты их выполнения все пункты лабораторных заданий и свободное место для их выполнения.

Дополнительно в отчете необходимо сделать выводы по результатам проделанной работы. Рисунки и графики выполнять на отдельных листах А4, на которых, если позволяет место, может быть размещено по несколько рисунков. Рисунки вкладывать в отчет после первой ссылки по тексту.

6. Контрольные вопросы к лабораторным заданиям

1. Что необходимо знать для проектирования топологии МДП-транзистора?

2. Из каких слоев состоит МДП-транзистор в топологии кристалла?

3 Как определить длину и ширину транзистора по топологии?

6. В чем различие топологического проектирования n-типа транзистора от p-типа?

Библиографический список

  1. Степаненко И.П. Основы микроэлектроники: учеб. пособие / И.П. Степаненко. 2-е изд. перераб. и доп. – М.: Лаборатория Базовых Знаний, 2001г. – 487с.

  2. Ефимов И.Е. Основы микроэлектроники: учебник / И.Е. Ефимов, И.Я. Козырь. 3-е изд. стер. – СПб.: «Лань», 2008. – 384с.

  3. Коледов Л.А. Технология и конструкция микросхем, микропроцессоров и микросборок: учеб. пособие / Л.А. Коледов. 3-е изд. стер. – СПб.: «Лань», 2009. – 400с.

  4. Рубаи. Цифровые Интегральные схемы: методология проектирования./ Рубаи, Чандракасан, Николич. 2-е издание.: Пер. с англ. – М.: ООО «И.Д. Вильямс», 2007. – 912 с.

ЛАБОРАТОРНАЯ РАБОТА № 4

ВЕРИФИКАЦИЯ ТОПОЛОГИИ ИНТЕГРАЛЬНЫХ СХЕМ

  1. ОБЩИЕ УКАЗАНИЯ

    1. Цель работы

Изучение правил проверки и верификации проекта средствами DRC (Design Rule Check). Освоение проектирования топологии в среде Cadence Virtuoso.

    1. Содержание работы

Основным содержанием работы является ознакомление с верификацией топологии интегральной схемы, изучение структуры и маршрута верификации. Проектирование топологии осуществляется с помощью САПР Cadence Virtuoso. Проверка конструкторских норм осуществляется в Assura.

Обучение осуществляется в процессе выполнения домашних и лабораторных заданий. Контроль усвоения полученных студентами знаний и навыков производиться при собеседовании путем оценки ответов на контрольные вопросы, а также при выполнении лабораторной работы.

Время выполнения домашних заданий 3 ч. Общее время на выполнение лабораторных заданий, включая собеседование и отчет по лабораторной работе 4ч.

1.3. Указания по технике безопасности

В процессе работы необходимо соблюдать общие правила техники безопасности при работе с электроустановками напряжением до 1000 В.

2. Домашние задания и методические указания по их выполнению