Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

638_Nosov_V.I._RRL_STSI_Osnovy_TSPS__i_postroenija_RRL_

.pdf
Скачиваний:
10
Добавлен:
12.11.2022
Размер:
3.71 Mб
Скачать

С-3 таблица 2.11. Все дальнейшие преобразования полностью соответствуют преобразованиям, проводимым при загрузке потока Е3 в STM-1 подраздел

2.3.4.

Процесс загрузки STM-1 потоками Т3 можно представить формулами преобразований в байтах

(699T 3

57FS JCB JOB )

(C

3) 9POH

(VC

3) 3PTR

6FS

 

(TU

3)

1

(TUG

3)

3

9POH

18FS

(VC

4) 9PTR

(2.29)

 

 

( AU

4)

1

( AUG)

27RSOH 45MSOH

STM 1

 

 

 

 

 

2.3.9 Загрузка STM-1 потоками 2,048 Мбит/с через AU-3

Подробная схема загрузка STM-1 потоками 2 Мбит/с (Е1) через AU-3 представлена на рис.2.52.

 

 

VC-12

TU-12

3

7

VC-3

AU-3

3

STM-1

 

 

P

 

P

P

 

P

 

S

2M

 

 

 

 

 

 

 

C-12

O

C-12

T VC-12

 

TUG-2

O

C-3

T

VC-3

AUG

O VC-3

 

 

 

 

H

 

R

 

 

H

 

R

 

 

H

Рисунок 2.52 Загрузка цифровых потоков 2,048 Мбит/с в STM-1 через

AU-3

Согласно схеме преобразований в STM-1 в рассматриваемом случае размещается 63 потока Е1.

Процесс преобразований от входа потока Е1 до входа блока VC-3 аналогичен процессу загрузки STM-1 потоками 2 Мбит/с (Е1) через VC-4 подраздел 2.3.3. Блок VC-3 в этом случае содержит 18 байт (30 и 59 столбцы) фиксированного балласта, необходимого для подгонки скоростей блоков VC-3 и AU-3 под скорость STM-1 таблица 2.20.

Таблица 2.20 Структура контейнера VС-3

 

1

2

3

 

29

30

31

 

58

59

60

 

85

86

87

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

J1

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

2

B3

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

3

C2

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

4

G1

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

5

F2

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

6

H4

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

7

F3

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

8

K3

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

9

N1

 

 

 

 

FS

 

 

 

FS

 

 

 

 

 

После добавления к виртуальному контейнеру VС-3 указателя AU PTR получается блок AU-3 рис. 2.53. Указатель блока AU-3 содержит три байта H1, H2, H3, которые выполняют те же функции, что и байты указателя AU-4

141

подраздел 2.3.3.7. Информационное поле блока AU-3 состоит из (9 85) = 765 байт, так как 18 байт фиксированного балласта не входят в состав информационного поля.

В блоке AUG осуществляется побайтное мультиплексирование трех блоков AU-3, причем отдельно для указателей и информационного поля рис. 2.54.

 

 

 

1

2

3

 

 

86

87

 

 

 

 

 

 

 

 

 

 

 

 

510 511

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

AU-PTR

 

 

 

 

 

763 764

 

 

 

 

 

 

 

 

 

 

H1

H2

H3

0

1

2

Информационное поле

83

84

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

508509

Рисунок 2.53 Структура блока AU-3

1 2 3

 

H11

 

H12

 

H13

 

H21

 

H22

 

H23

 

H31

 

H32

 

H33

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

3

3

3

Информационное поле

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

2

3

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

U -

U–

U–

U–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

A

A

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

260 261

 

 

 

 

 

 

 

 

 

 

2

3

 

3

3

 

U–

U–

 

A

A

 

 

 

 

 

 

 

 

 

 

 

 

Рисунок 2.54 Структура блока AUG

После добавления к блоку AUG заголовков регенерационной RSOH и мультиплексной MSOH секций получается синхронный транспортный модуль

STM-1 рис. 2.7.

Загрузка STM-1 через AU-3 потоками Т1, Т2, Е3 и Т3 производится согласно схеме мультиплексирования рис. 2.10 и может быть составлена из изложенного выше материала.

Процесс загрузки STM-1 потоками Е1 через AU-3 можно представить формулами преобразований в байтах

(32E 2 2FS JCB JOB OH )

(C 12) 1POH

(VC

12)

1PTR

(TU

12)

3

 

3

(TUG

2)

7

9POH

18FS

(VC 3)

3PTR

( AU

3)

3

(2.30)

 

 

 

3

( AUG)

27RSOH

45MSOH

STM 1

 

 

 

 

 

 

 

 

 

 

 

142

2.3.10 Загрузка STM-RR потоками 2,048 Мбит/с

Подробная схема загрузка STM-RR потоками 2 Мбит/с (Е1), согласно схеме преобразований рис. 2.10, представлена на рис.2.55.

RRRP

 

 

 

VC-12

 

TU-12

3

 

73

VC-3

 

AU-3

 

STM-RR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2M

 

 

P

 

 

P

 

 

 

 

P

 

 

P

 

 

S

 

C-12

 

O

C-12

 

T

VC-12

 

TUG-2

 

O

C-3

 

T

VC-3

 

O

VC-3

 

 

 

 

 

 

 

 

 

 

H

 

 

R

 

 

 

 

H

 

 

R

 

 

H

 

Рисунок 2.55 Загрузка цифровых потоков 2,048 Мбит/с в STM-RR

Магистральные линии СЦИ большой емкости рассчитываются на STM-1, n STM-1 и STM-N. Зоновые линии, как правило, несут STM-1 или n STM-1. На участках сети, где емкость STM-1 избыточна и трафик не выходит за пределы возможностей VC-3, целесообразно использование радиолиний (РРЛ или спутниковых), рассчитанных на субпервичный синхронный транспортный модуль STM-RR со скоростью передачи 51,84 Мбит/с. На рис. 2.55 RRRP - эталонная точка субпервичной радиолинии, в которой действует сигнал STM-RR. Существуют и другие названия STM-RR – это STM-0 или SubSTM.

STM-RR является форматом линейного сигнала, но не составляет новый уровень СЦИ и не может использоваться на интерфейсах сетевых узлов. Субпервичные радиолинии должны включаться в сеть СЦИ с помощью интерфейсов уровня STM-1 no Peк.G.708, а со стороны плезиохронных цифровых потоков иметь интерфейсы по Peк.G.703. Как и прочие линейные тракты, они могут образовывать MS и RS, поддерживая слои трактов СЦИ, нагрузкой для которых могут быть сигналы ПЦИ потоки Т1, Т2, Е3 и Т3 рис. 2.6.

Структура цикла STM-RR приведена в таблице 2.21.

Таблица 2.21 Структура модуля STM-RR

 

1

2

3

4

5

6

7

8

9

10

11

 

88

89

90

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

A1

A2

C1

 

 

 

 

 

 

 

 

 

 

 

 

2

B1

E1

F1

RSOH

 

 

 

 

 

 

 

 

 

 

3

D1

D2

D3

 

 

 

 

 

 

 

 

 

 

 

 

4

H1

H2

H3

AU PTR

 

 

 

 

 

 

 

 

 

 

 

5

B2

K1

K2

 

 

 

 

 

 

 

 

 

 

 

 

6

D4

D5

D6

 

 

 

 

 

 

 

 

 

 

 

 

7

D7

D8

D9

MSOH

 

 

 

 

 

 

 

 

 

 

8

D10

D11

D12

 

 

 

 

 

 

 

 

 

 

 

 

9

S1

M1

E2

 

 

 

 

 

 

 

 

 

 

 

 

Байты заголовка STM-RR выполняют те же функции, что и байты заголовка STM-1 подраздел 2.3.3.8. Единственным отличием является то, что на мультиплексной секции STM-RR осуществляется контроль ошибок по коду

BIP-8, а не BIP-24 как в STM-1.

Субпервичный транспортный модуль STM-RR не является уровнем СЦИ

143

и не может использоваться на интерфейсах сетевых узлов. Для перехода к структурам, используемым на интерфейсах сетевых узлов, должны выполняться преобразования по схеме рисунка 2.56.

×1

 

×1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

STM-1

 

AUG

 

AU-4

 

VC-4

×3

×1

 

 

 

 

 

 

 

 

 

 

 

 

 

TUG-3 TU-3 VC-3

×1

×7

 

STM-RR AU-3 VC-3 C-3 ×7 TUG-2

Рисунок 2.56 Схема ремультиплексирования STM-RR в STM-N

Процесс загрузки STM-RR потоками Е1 через AU-3 можно представить формулами преобразований в байтах

(32E 2

2FS JCB JOB OH )

(C

12) 1POH

(VC

12)

1PTR

(TU

12)

3

(TUG

2)

7

9POH

18FS

 

 

 

 

 

(2.31)

(VC

3) 3PTR

( AU

3)

9RSOH 15MSOH

STM

RR

2.3.11 Формирование модулей STM-N.

Согласно рис. 2.9, SDH иерархия имеет в своем составе синхронные транспортные модули STM-1, STM-4, STM-16, STM-64 и STM-256, скорости которых соответственно равны 155,52, 622,08, 2488,32, 9953,28 и 39813,12

Мбит/с.

Мультиплексирование STM-1 в STM-N может осуществляться как покаскадно (поэтапно) с коэффициентом мультиплексирования равным четырем на всех этапах:

(STM 1) (STM 16)

4

STM

4, (STM 4)

4

16,

 

 

 

 

4

STM

64, (STM

64)

4

STM 256, (2.32)

так и непосредственно с использованием при мультиплексировании чередования байтов мультиплексируемых потоков:

(STM 1)

N

(STM N ), где N 4, 16, 64, 256. (2.33)

 

Например, если шестнадцать модулей STM-1 (0, 1, 2, 3, 4, 5, …,13, 14, 15 или в шестнадцатеричном исчислении 0, 1, 2, 3, 4, 5, …, D, E,F) на входе муль-

144

типлексора STM-16 имеют шестнадцать байт-последовательностей: b0 b0 b0…,

b1 b1 b1…, b2 b2 b2…, b3 b3 b3…, …, bD bD bD…, bE bE bE…, bF bF bF, то в результате на выходе мультиплексора STM-16 сформируется байт-последовательность:

b0 b1 b2 b3… bD bE bF b0 b1 b2 b3. Необходимо отметить, что такое мультиплексирование предполагает, что все объединяемые модули STM-1 имеют одинаковую структуру полезной нагрузки, соответствующей рис. 2.9. Если же полезная нагрузка объединяемых модулей STM-1 не одинаковая, то перед мультиплексированием структуру нагрузки должна быть приведена к однотипной.

Если при формировании модуля STM-N используется каскадное мультиплексирование, то оно осуществляется по схеме чередования групп байтов, причем число байтов в группе равно кратности мультиплексирования предыдущего каскада. Например, если формирование STM-16 осуществляется по двухэтапной схеме

(STM 1)

4

(STM 4), (STM 4)

4

(STM 16), (2.34)

 

 

то на первом этапе используется мультиплексирование по схеме с байтинтерливингом, а на втором – по схеме с интерливингом (чередованием) по группам, состоящим из четырех байт. Если предположить, что на вход каждого из четырех STM-4, мультиплексируемых затем в STM-16, поступают последовательности {bij} (где подстрочные индексы i = 0, 1, 2, 3 - номера входов STM- 1, а надстрочные индексы j = 1, 2, 3, 4 – номера мультиплексоров STM-4), то процесс формирования STM-16 можно представить схемой, представленной на рис 2.57.

Очевидно, что каскадное формирование STM-64 происходит по трехэтапной схеме

 

 

 

 

 

(STM

1)

 

4

STM

4,

 

(STM 4)

4

16,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(STM

16)

 

4

STM

 

 

64.

 

 

 

(2.35)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b01 b01 b01 b01

 

 

 

 

 

 

 

b01 b11 b21 b31 b01

 

 

 

b11 b11 b11 b11

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b21 b21 b21 b21

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

1

1

b3

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b3

b3

b3

 

2

2

2

2

 

 

2

2

2

2

b0

2

 

 

 

 

 

 

 

 

 

b0

b0

b0

b0

… b0

b1

b2

b3

 

 

 

 

 

 

 

 

 

 

b12 b12 b12 b12

 

 

 

 

 

 

 

 

 

b01 b11 b21 b31 b02 b12 b22 b32 … b04 b14 b24 b34 b01

 

 

 

 

 

 

b22 b22 b22 b22

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b32 b32 b32 b32

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

3

3

3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b0

b0

b0

b0

 

3

3

3

3

b0

3

 

 

 

 

 

 

 

 

 

b13 b13

b13

b13

 

b0

b1

b2

b3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b23 b23 b23 b23

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b04 b04 b04 b04b33 b33 b33 b33

 

4

4

4

4

b0

4

 

 

 

4

4

4

b1

4

 

 

 

 

 

 

 

b0

b1

b2

b3

 

 

 

 

b1

b1

b1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b24 b24 b24 b24

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

b34 b34 b34 b34

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рисунок 2. 57 Каскадное формирование модуля STM-16.

145

При этом на первом этапе используется мультиплексирование по схеме с байт-интерливингом, на втором этапе – с интерливингом по группам, состоящим из четырех байтов, а на третьем – с интерливингом по группам из 16 байтов.

Структура цикла STM-N приведена на рис. 2.58. Цикл состоит из трех групп полей: поля секционных заголовков регенерационной секции RSOH формата 3×9×N байтов, мультиплексной секции MSOH формата 5×9×N байтов; поля указателя PTR формата 1×9×N байтов и поля полезной нагрузки формата

9×261×N байтов (N = 1, 4, 16, 64 и 256).

 

9×N

 

261×N

 

1

 

 

 

 

 

 

 

 

2

RSOH

 

 

3

 

 

 

 

4

PTR (Указатель)

Payload

 

5

 

 

 

 

 

 

 

 

(Полезная нагрузка)

 

6

 

 

 

 

 

 

 

 

MSOH

 

 

9 строк

9

Рисунок 2.58 Структура цикла STM-N

Нагрузка STM-N допускает размещение в поле полезной нагрузки N групп административных блоков AUG, состоящих из поля полезной нагрузки размером 9×261 байтов и указателя 1× 9 байтов в четвертой строке рис. 2.10 и 2. 29. Циклы блоков AUG мультиплексируются по схеме с байтинтерливингом, формируя общее поле полезной нагрузки STM-N размером N×261, а указатели по той же схеме – в общую четвертую строку размером N×9 общего заголовка STM-N рис. 2.59.

 

 

1

261

 

1

261

 

 

 

 

 

 

 

 

 

 

 

 

1

9

 

 

1

9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

AUG1

AUGN

 

RSOH

123…N123…N…123…N

 

 

 

123…N123…N…123…N

 

MSOH

 

 

 

 

123…N123…N…123…N

N×9

 

N×261

Рисунок 2.59 Мультиплексирование N AUG в STM-N

146

Байты секционного заголовка SOH цикла STM-N, учитывая особенности мультиплексирования рис. 2.57, определяются тремя координатами a, b, c, где a (a = 1,2, …, 8,9) – номер строки, b (b = 1,2, …, 8,9) – номер мультистолбца, объединяющего несколько столбцов, с (с = 1,2, …, N) – глубина интерливинга, т.е. номер тайм-слота при мультиплексировании. В результате получается матрица, координаты которой (row строка, col столбец) могут быть вычислены че-

рез a, b, c: row = a, col = N(b-1) + c таблица 2.22.

Таблица 2.22 Размещение байтов заголовка SOH для циклов STM-N

 

 

b=1

 

 

b=2

 

 

b=3

 

 

 

b=9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

c=1

c=2

 

c=N

c=1

c=2

 

c=N

c=1

c=2

 

c=N

 

c=1

c=2

 

c=N

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=4

 

 

 

Указатели AU-n

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=5

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=6

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=7

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=8

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a=9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Структура заголовка SOH модуля STM-4, полученная с учетом записанных выше правилам, имеет формат 9×36 байтов и приведена в таблице 2.23.

Таблица 2.23 Структура заголовка модуля STM-4

 

1

2

3

4

8

13

14

15

16

8

25

26

27

28

8

 

 

 

 

 

байт

 

 

 

 

байт

 

 

 

 

байт

1

A1

A1

A1

A1

A1

A2

A2

A2

A2

A2

J0

 

 

 

 

2

B1

 

 

 

 

E1

 

 

 

 

F1

 

 

 

 

3

D1

 

 

 

 

D2

 

 

 

 

D3

 

 

 

 

4

 

 

 

 

 

 

Указатель AU-n

 

 

 

 

 

 

5

B2

B2

B2

B2

B2

K1

 

 

 

 

K2

 

 

 

 

6

D4

 

 

 

 

D5

 

 

 

 

D6

 

 

 

 

7

D7

 

 

 

 

D8

 

 

 

 

D9

 

 

 

 

8

D10

 

 

 

 

D11

 

 

 

 

D12

 

 

 

 

9

S1

 

 

 

 

 

 

M1

 

 

E2

 

 

 

 

Рассмотренные технологии SDH/SONET предназначены в первую очередь для волоконно-оптических кабелей (ВОК). В СЦИ стандартизованы линейные сигналы, в качестве которых используются скремблированные сигналы STM-N интерфейсов сетевых узлов. Нормируется высокое качество связи

– Кош = 10-10 на секции регенерации в наихудших условиях.

2.4 Особенности применения аппаратуры СЦИ

Для достижения максимального эффекта средства СЦИ целесообразно использовать при создании сетей различной конфигурации (линейных, разветвленных, кольцевых и др.) с высокими требованиями к экономичности, надежности и качеству связи, которые могут обеспечить средства СЦИ благодаря их

147

возможностям: сетевого контроля и управления с оперативным переключением; ввода/вывода потоков информации в промежуточных пунктах; автоматического обслуживания.

Повышения надежности сети СЦИ можно достичь использованием кольцевых схем, что позволяет ввести резервирование по разным направлениям передачи кольца, сохраняя связность сети при авариях на линии. В этих схемах применяются синхронные мультиплексоры ввода/вывода (МВВ-N, где N – уровень СЦИ). МВВ-N имеет два порта STM-N, порты нагрузки и встроенную аппаратуру оперативного переключения АОП, что позволяет ввести, вывести и проключить транзитом любой VC-n.

Хотя транспортные способности уже первого уровня СЦИ (155 Мбит/с) казалось бы велики для зоновых (внутризоновых и местных) сетей, однако принципы СЦИ позволяют эффективно использовать ее и здесь. Упомянутая скорость передачи определяет лишь предел пропускной способности линий, которые в сложных сетях могут нести нагрузку от многих станций, обеспечивая сетевое резервирование.

Основными потребительскими потоками в зоновых сетях и сетях доступа являются первичные цифровые потоки (ПЦП) 2 Мбит/с, из которых формируются VC-4. Для повышения надежности тракты STM-1 часто соединяют в кольца с помощью мультиплексоров ввода/вывода МВВ-1.

На рисунке 2.60 показана простейшая кольцевая сеть с тремя узлами, оснащенными МВВ-1 и обрабатывающими ПЦП. Каждый узел этой сети может вводить/выделять от 1 до 63 ПЦП (примеры указаны на схеме). Число обрабатываемых ПЦП определяет лишь количество интерфейсных плат ПЦП в МВВ. Предельное число ПЦП в любом сечении кольца - 63.

2.4.1 Сигналы обслуживания в системе SDH.

Классификация сигналов о неисправностях включает в себя пять уровней: физический; регенерационной секции; мультиплексной секции; тракта высшего уровня; тракта нижнего уровня. Между сигналами о неисправностях различных уровней существуют логические взаимосвязи, определяемые процессами, протекающими в системе передачи. Схематически логические связи между сообщениями о неисправностях различных уровней представлены на рис. 2.61. Темными квадратами на рисунке обозначено детектирование сообщений о неисправностях, белыми квадратами – генерация сообщений о неисправностях.

Как видно из рисунка, для каждого элемента маршрута или секции имеется свой набор сигналов о неисправностях, которые подробно описаны в таблице 2.24. Различные устройства в системе SDH реагируют на сигналы о неисправностях по-разному, в соответствии с секциями маршрута. Так, регенераторы, которые управляются только заголовками регенерационной секции, реагируют на сигналы о неисправностях заголовка RSOH. Мультиплексоры ввода/вывода и оконечные мультиплексоры системы SDH связаны с маршрутом в целом и будут реагировать на все виды сигналов о неисправностях.

148

 

 

Узел 1

 

 

MBB-1

 

АОП

63

 

 

40

 

STM-1

63

 

 

 

 

23

 

 

46

23

 

STM-1

 

 

53

Узел 2

 

MBB-1

 

 

АОП

STM-1

20

 

30

 

43

STM-1

 

 

10

Узел 3

 

MBB-1

 

 

АОП

STM-1

23

 

39

 

30

STM-1

 

 

16

Рисунок 2.60 – Кольцевая сеть с МВВ-1

149

Байт передачи

Регенерационная

Мультиплексная

Маршрут высокого

Маршрут низкого

 

секция

секция

уровня

 

уровня

LOS/LOF

AIS

 

 

 

 

RS-TIM

‖1‖

 

 

 

 

 

 

 

 

 

J0

 

 

 

 

 

RS-BIP Err

 

 

 

 

 

B1

 

 

 

 

 

RS-REI

 

 

 

 

 

F1

 

 

 

 

 

RS-RDI

 

 

 

 

 

F1

MS-AIS

AIS

 

 

 

K2

 

 

 

 

 

 

 

 

B2

MS-BIP Err

‖1‖

 

 

 

 

 

 

 

 

 

 

 

 

M1

MS-REI

 

 

 

 

 

 

 

 

 

K2

MS-RDI

 

 

 

 

 

 

 

 

 

 

AU-AIS

AIS

 

 

 

 

 

 

 

 

 

AU-LOP

‖1‖

 

 

 

 

 

 

 

 

 

 

HP-UNEQ

AIS

 

 

C2

 

 

 

 

 

 

 

 

 

J1

 

HP-TIM

‖1‖

 

 

 

 

 

 

 

 

 

 

 

B3

 

HP-BIP Err

 

 

 

 

 

 

 

 

G1

 

HP-REI

 

 

 

 

 

 

 

 

G1

 

HP-RDI

 

 

 

 

 

 

 

 

 

 

 

TU-AIS

AIS

 

 

 

 

 

 

 

 

 

TU-LOP

‖1‖

 

H4

 

 

LOM

 

 

 

 

 

 

 

C2

 

 

HP-PLM

 

 

 

 

 

 

 

V5

 

 

LP-UNEQ

 

AIS

 

 

 

 

 

 

 

 

 

J2

 

 

LP-TIM

 

‖1‖

 

 

 

 

V5

 

 

LP-BIP Err

 

 

 

 

 

 

 

V5

 

 

LP-REI

 

 

 

 

 

 

 

V5

 

 

LP-RDI

 

 

 

 

 

 

 

V5

 

 

 

LP-PLM

AIS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

‖1‖

Рисунок 2.61 Логические связи между сообщениями о неисправностях в

 

 

системе SDH

 

 

150