Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Учебное пособие 3000292.doc
Скачиваний:
3
Добавлен:
30.04.2022
Размер:
1.46 Mб
Скачать

3. Вопросы к домашнему заданию

1.Что такое верификация?

2.Что такое DRC верификация?

3.Что такое LVC верификация?

4.В чем отличие DRC от LVC верификации?

5.Какая программа верификатор используется в САПР Cadence Virtuoso?

5.Какие примеры конструкторско-технологических норм проектирования интегральных схем вы знаете?

6.Какое программное обеспечение используется для верификации в Cadence Virtuoso?

4. Лабораторные задания и методические указания по их выполнению

4.1. Задание №1

Провести верификацию элемента. Для этого необходимо запустить Cadence Virtuoso. Создать новую ячейку (Cell) для топологии (layout), и добавить один из элементов диод, резистор или транзистор с помощью функции Instance из библиотеке gpdk090.

Далее в меню Assura и запускаем Assura DRC. Важно, чтобы окно Assura выглядело аналогично рис. 3. Обратить внимание на такие параметры как Rules File, Run Directory. Данные в этих окнах должны соответствовать данным в окнах на рис. 3. Если есть несовпадения, требуется заполнить окна вручную.

Рис. 3. Assura DRC

Нажимаем, ОK. Процесс верификации может занять некоторое количество времени.

После того как верификация завершена вам предложат посмотреть найденные ошибки.

Рис. 4. Результат DRC верификации резистора

Ошибка на рис. 4 говорит о том, что нет подключения к подложке. Это проблема решается с помощью подключения резистора к слою метала.

Рис. 5. Результат DRC верификации МДП транзистора.

Ошибки на рис. 5 говорят о том, что нет подключения к подложке, и что площадь метала должна быть больше чем 0.07 мкм.

5. Указания по оформлению отчета

Отчет оформляется в виде пояснительной записки на листах формата А4 (210 × 297 мм). Необходимо дома подготовить заготовку отчета по всей работе. Заготовка отчета должна содержать номер, цель и содержание работы, все пункты домашних заданий и результаты их выполнения все пункты лабораторных заданий и свободное место для их выполнения. Дополнительно в отчете необходимо сделать выводы по результатам проделанной работы. Рисунки и графики выполнять на отдельных листах А4, на которых, если позволяет место, может быть размещено по несколько рисунков. Рисунки вкладывать в отчет после первой ссылки по тексту.

6. Контрольные вопросы к лабораторным заданиям

1. Каковы этапы верификации в САПР Cadence Virtuoso?

2. Как запустить программу верификации Assura ?

3. Зачем необходимо использовать верификацию?

4. Что такое верификация?

5. Назовите наиболее частые ошибки в конструкторско-технологических нормах?

Библиографический список

  1. Рубаи. Цифровые Интегральные схемы: методология проектирования./ Рубаи, Чандракасан, Николич. 2-е изд.: Пер. с англ. – М.: ООО «И.Д. Вильямс», 2007. – 912 с.

СОДЕРЖАНИЕ

Лабораторная работа № 1

1

Лабораторная работа № 2

25

Лабораторная работа № 3

36

Лабораторная работа № 4

49

МЕТОДИЧЕСКИЕ УКАЗАНИЯ

к лабораторным работам № 1-4 «Проектирование топологии ИМС» по дисциплинам «Микро- и нанотехнологии

производства электронных средств» направления 211000.68 «Конструирование и технология электронных средств»

(магистерская программа подготовки «Информационные

технологии проектирования электронных средств,

выполненных по субмикронной технологии»)

и «Физико-химические основы технологии электронных средств» направления 211000.62 «Проектирование

и технология электронных средств» (профиль

«Проектирование и технология радиоэлектронных средств»)

очной формы обучения

Составители:

Бадаев Андрей Станиславович

Борисов Вадим Игоревич

В авторской редакции

Подписано к изданию 27.06.2012.

Уч.-изд. л. 3,4. «С»

ФГБОУ ВПО «Воронежский государственный технический университет»